中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/44708
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41699121      線上人數 : 1478
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/44708


    題名: 以降低製程變異敏感度的方法提升鎖相迴路良率之改進策略;An Enhanced Yield Optimization Approach for CPPLL via Process Sensitivity Reduction
    作者: 陳彥龍;Yen-Lung Chen
    貢獻者: 電機工程研究所
    關鍵詞: 鎖相迴路;良率;Yield;PLL
    日期: 2010-07-25
    上傳時間: 2010-12-09 13:53:22 (UTC+8)
    出版者: 國立中央大學
    摘要: 隨著製程的演進,元件的尺寸逐漸縮小,積體電路已經來到奈米(nanometer)製程技術的時代。由於元件尺寸的微縮,製程變異對於電路效能的影響日益嚴重,特別是針對較敏感的類比電路,導致晶片製造良率(yield)下降,因此,積體電路的製造可行性設計(Design for Manufacturability, DFM)或良率導向設計(Design for Yield, DFY),已成為相當熱門的研究議題。主要的概念,是希望在電路設計初期,把製造過程中可能產生的製程變異現象考慮進來,事先評估對電路效能的影響;若分析之良率不佳,及早在設計初期改良電路。這樣不但能達到提升良率的效果,還能減少重新設計或重新下線(re-spin)的時間,大幅降低IC設計成本。 本論文提一個改善良率(yield enhancement)的流程,以充電幫浦的鎖相迴路(charge pump phase-locked loop, CPPLL)為研究實例。在盡量維持原始電路效能前提下,藉由模擬退火法(simulated annealing)調整電路元件尺寸,來降低電路效能對於製程變異的敏感度(process variation sensitivity),進而達到提升良率的目標。Along with the evolution of manufacturing process, the size of integrated circuits has shrunk into the nanometer scale. The process variation influence on circuit performance is more and more serious, especially for analog circuits. Therefore, design-for-manufacturability (DFM) and design-for-yield (DFY) techniques have become popular research directions in recent years. The main concept of DFM and DFY is to consider the process variation effects in early stage of IC designs. If we can evaluate the impacts of circuit performance under process variations in advance, the circuit yield could be improved at early stages to reduce the re-design cycles and re-spin cost. In this thesis, we propose a yield enhancement flow for the phase-locked loop circuits. According to the relationship between transistor sizes and process variation sensitivity, the proposed approach adjusts the transistor sizes to reduce process variation sensitivity of CPPLL circuit with similar nominal performance. In order to enhance yield of circuits.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML770檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明