中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/61590
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41777011      線上人數 : 2030
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/61590


    題名: 考慮佈局效應的類比設計自動化工具;A Layout-Aware Analog Synthesis Environment on Laker
    作者: 廖于晴;Liao,Yu-ching
    貢獻者: 電機工程學系
    關鍵詞: 類比寄生效應;類比自動化工具
    日期: 2013-08-05
    上傳時間: 2013-10-08 15:23:09 (UTC+8)
    出版者: 國立中央大學
    摘要: 隨著製程的演進,電路佈局(Layout)所產生的寄生效應對於電路效能的影響也越來越顯著,然而在傳統類比電路自動化設計工具中,元件尺寸調整與電路佈局大多分成兩個獨立的流程,因為寄生效應對於電路效能的影響並未考慮進去,導致耗費了相當多的時間重複調整設計。本篇論文提出一套考量寄生效應的類比積體電路自動化設計工具,可經由操作客製化的圖形介面,設計出符合需求規格的電路設計與電路佈局。為了讓尺寸調整與電路佈局達到最佳的連結,本論文在考量寄生效應的尺寸調整流程中,使用佈局樣板預估出寄生電阻電容值,並結合電壓驅動設計方法,避免佈局後的電路效能不符合訂定之規格。整套類比自動化工具在LINUX上實現,在線性規劃(linear programming)的部分用CPLEX來找尋最佳解,而在自動產生電路佈局上則是以C/C++及Tcl/Tk 程式語言實現,自動化佈局的過程能在Laker環境下執行。從實驗數據的觀察可知,本論文所提出的工具可以在非常短的時間內設計出符合使用者所給定規格之電路與最佳的擺放佈局,並在佈局後電路效能皆有達到訂定規格的標準,且不需預留設計的邊界。
    In modern technology, layout effects have more and more impacts on circuit performance. However, most of the existing analog automation tools consider the circuit sizing and layout generation in two separate steps, which often result in time-consuming sizing-layout iterations. In this thesis, a layout-aware analog synthesis tool is presented to generate the required designs from specifications to layout through a user-friendly GUI. In order to provide a strong link between sizing and layout steps, a parasitic-aware circuit sizing flow is proposed based on a flexible layout template to prevent the performance from failing to meet the specifications after layout. The proposed sizing algorithm has been implemented with the optimization tool CPLEX, incorporating with an automatic layout generation tool implemented with C/C++ and Tcl/Tk on Laker. As demonstrated in the experimental results, this analog synthesis tool is able to generate the required circuits in seconds with high quality layouts and effectively guarantees the post-layout performance with less over-design.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML796檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明