English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41653413      線上人數 : 1577
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋

    類別瀏覽

    正在載入社群分類, 請稍候....

    年代瀏覽

    正在載入年代分類, 請稍候....

    "周世傑"的相關文件 

    回到依作者瀏覽

    顯示 41 項.

    類別 日期 題名 作者 檔案
    [電機工程學系] 研究計畫 2003-07-01 5 Gbps 資料傳輸收發系統 (5 Gbps Data Link Transceiver System )(II)---子計畫II:5 Gbps;資料傳輸收發系統---纜線系統之應用 5 Gbps Data Link Transceiver System for Cable Application(II) 周世傑
    [電機工程學系] 研究計畫 2002-07-01 5 Gbps 資料傳輸收發系統---子計畫II:5 Gbps 資料傳輸收發系統,纜線系統之應用(I);+B15735 Gbps Data Link Transceiver System for Cable Application(I) 周世傑
    [電機工程學系] 研究計畫 2004-07-01 5 Gbps資料傳輸收發系統---子計畫II:5 Gbps 資料傳輸收發系統-纜線系統之應用(III);5 Gbps Data Link Transceiver System for Cable Application (III) 周世傑
    [電機工程學系] 研究計畫 2002-07-01 5 Gbps 資料傳輸收發系統---總計畫(I);5 Gbps Data Link Transceiver System(I) 周世傑; 陳巍仁; 蔡宗漢; 蘇朝琴
    [電機工程學系] 研究計畫 2004-07-01 5 Gbps資料傳輸收發系統---總計畫(III);5 Gbps Data Link Transceiver System (III) 周世傑; 蘇朝琴; 陳巍仁; 蔡宗漢
    [電機工程學系] 研究計畫 1999-09-01 CMOS積體電路同時性交換雜訊之分析及低地線跳動輸出緩動器設計;Analysis of Simultaneous Switch Noise in CMOS Integrated Circuits and Low Bouncing Output Buffer Design 周世傑
    [電機工程學系] 研究計畫 1995-09-01 中央大學混合信號電路設計與電腦輔助設計---總計畫 蘇朝琴; 汪重光; 周世傑; 蔡曜聰
    [電機工程學系] 研究計畫 2005-07-01 以系統晶片技術實現數位視訊廣播接收器並建立其設計平台---總計畫(I); SoC Design of Digital Video Broadcasting Receiver and Its Platform Development(I) 魏慶隆; 蔡宗漢; 劉建男; 陳逸民; 張大中; 薛木添; 周世傑
    [電機工程學系] 研究計畫 2006-07-01 以系統晶片技術實現數位視訊廣播接收器並建立其設計平台-總計畫(II); SoC Design of Digital Video Broadcasting Receiver and Its Platform Development(II) 魏慶隆; 劉建男; 蔡宗漢; 張大中; 周世傑; 陳逸民; 薛木添
    [電機工程學系] 研究計畫 2007-07-01 以系統晶片技術實現數位視訊廣播接收器並建立其設計平台---總計畫(III); SoC Design of Digital Video Broadcasting Receiver and Its Platform Development(III) 魏慶隆; 蔡宗漢; 周世傑; 張大中; 薛木添; 劉建男; 陳逸民
    [資訊管理學系] 研究計畫 2010-08-01 以概念為基礎的文件向量維度表示法之研究; A Research of Concept Based Document Vector Dimenstion 周世傑
    [電機工程學系] 研究計畫 2002-07-01 多媒體與多重服務之數位用戶迴路通訊系統---子計畫VI:XDSL可參數化數位信號處理核心(I); Parameterized DSP Core for xDSL(I) 周世傑
    [電機工程學系] 研究計畫 2001-07-01 多媒體與多重服務之數位用戶迴路 通訊系統---子計畫六:XDSL 可參數化數位信號處理核心;Parameterized DSP Core for xDSL 周世傑
    [資訊管理學系] 研究計畫 2013-12-01 相關回饋之語詞位階關係建構與應用的方法;A Method for the Construction and Application of the Term Hierarchy Relationship Residing in Relevance Feedback 周世傑
    [電機工程學系] 研究計畫 1994-01-01 高速乘法/累加器之分析與製作; Analysis and Implementation of High-Speed Multiply/Accumulator 周世傑
    [電機工程學系] 研究計畫 1993-07-01 高速率A/D電路VLSI設計(I); High Performance Analog COMS Circuics for Data Communication(I) 汪重光; 周世傑
    [電機工程學系] 研究計畫 1995-09-01 混合信號電路設計與電腦輔助設計---子計畫四:連續及離散時域轉換函數之巨集方法;Macromodeling Methodology for Continuous and Discrete Time Transfer Function 周世傑
    [電機工程學系] 研究計畫 1993-07-01 混合信號積體電路之符號分析工具; Symbolic Analysis Tool for Mixed Signal Integrated Circuits 周世傑
    [電機工程學系] 研究計畫 1995-09-01 混合模式模擬器之平行與分散式研究;Parallel and Distributed Network Simulation Approach for Mixed-Mode Circuit Simulator 周世傑
    [電機工程學系] 研究計畫 2002-12-01 電戰系統微波控制數位電路縮裝 劉建男; 周世傑
    [資訊管理學系] 研究計畫 1999-09-01 網路上高中地球科學學習環境之研究---子計畫II:網路上合作專題學習環境之研究(I) 林熙禎; 周世傑; 陳奕明; 陳德懷
    [資訊管理學系] 研究計畫 2000-07-01 網路上高中地球科學學習環境之研究---子計畫II:網路上合作專題學習環境之研究(II); A Study of Internet-Based Collaborative Project Learning Environment (II) 林熙禎; 陳德懷; 周世傑; 陳奕明
    [電機工程學系] 研究計畫 2001-07-01 數位視訊傳輸系統之超大型積電路架構設計與製作---子計畫二:數位視訊傳輸接收機之數位解調與同步設計及其晶片製作(II); Subproject 3:Digital Demodulation and Synchronization Design and Chip Implementation for Digital Video Receiver (II) 周世傑
    [電機工程學系] 研究計畫 2000-07-01 數位視訊傳輸系統之超大型積電路架構設計與製作---總計畫; VLSI Architecture Design and Implementation for Digital Video Transmission 蘇朝琴; 周世傑; 汪重光; 吳安宇
    [電機工程學系] 研究計畫 1999-09-01 數位視訊傳輸系統之超大型積體電路架構設計與製作---總計畫(I);VLSI Architecture Design and Implementation for Digital Video Transmission (I) 蘇朝琴; 汪重光; 周世傑; 吳安宇
    [電機工程學系] 研究計畫 2000-07-01 數位視訊傳輸系統之超大型積體電路架構與製作---子計畫III:數位視訊傳輸接收機之數位解調與同步設計及其晶片製作(II); Digital Demodulation and Synchronization Design and Chip Implementation for Digital Video Receiver (II) 周世傑
    [電機工程學系] 研究計畫 1999-09-01 數位視訊傳輸系統之超大型積體電路架構與製作---子計畫III:數位視訊傳輸接收機之數位解調與同步設計與其晶片製作(I);Digital Demodulation and Synchronization Design and Chip Implementation for Digital Video Receiver (I) 周世傑
    [電機工程學系] 研究計畫 1994-01-01 適用於ADSL傳輸系統之類比前置電路VLSI設計(II) 周世傑
    [電機工程學系] 研究計畫 1998-09-01 適用於IS-95分碼多工探測接收器的低電壓功率超大型積體電路設計---子計畫二:基於IS-95之數位中頻/基頻轉換器之低電壓低功率數位設計技術(III);Subproject (II): Low-Power Digital Circuit Design Technique for the IS-95 Based CDMA Digital IF/Baseband Down-Converter (III) 周世傑
    [電機工程學系] 研究計畫 1998-09-01 適用於IS-95分碼多工探測接收器的低電壓功率超大型積體電路設計---總計畫(III);Low-Voltage Low-Power VLSI Circuit Designs for the IS-95 Based CDMA Acquisition Receiver (III) 周世傑; 蘇朝琴; 汪重光
    [電機工程學系] 研究計畫 1996-09-01 適用於IS-95分碼多工探測接收器的低電壓低功率超大型積體電設計---總計畫(I);Low-Voltage Low-Power VLSI Circuit Design for the IS-95 Based CDMA Acquisition Reciver(I) 汪重光; 周世傑; 蔡曜聰; 蘇朝琴
    [電機工程學系] 研究計畫 1996-09-01 適用於IS-95分碼多工探測接收器的低電壓低功率超大型積體電路設計---子計畫三:基於IS-95之數位中頻/基頻轉換器之低電壓低功率數位設計技術;Subproject 3: Low-Voltage Low-Power Digital Circuit Design Techniques for the IS-95 Based CDMA Digital IF/Baseband Down-Converter 周世傑
    [資訊管理學系] 研究計畫 2008-07-01 整合相關回饋與個人化技術於網頁摘要分群系統之研究; A Research to Integrate the Technologies of Relevance Feedback and Personalization with the Web Snippet Clustering System 周世傑
    [電機工程研究所] 研究計畫 1995-09-01 應用於通訊系統中之低電壓操作混合類比及數位訊號超大型積體電路 汪重光; 周世傑; 蘇朝琴
    [資訊管理學系] 研究計畫 2014-09-10 應用相關回饋於概念建立與應用之研究;The Application of Relevance Feedback in the Construction and Application of Concepts 周世傑
    [資訊管理學系] 研究計畫 2015-09-11 應用相關回饋於概念建立與應用之研究;The Application of Relevance Feedback in the Construction and Application of Concepts 周世傑
    [資訊管理學系] 研究計畫 2012-09-01 應用語詞在出現時的歧異去促進資訊擷取的研究;The application of term appearance deviation in the enhancement of information retrieval 周世傑
    [資訊管理學系] 研究計畫 2012-12-01 應用語詞在出現時的歧異去促進資訊擷取的研究;The Application of Term Appearance Deviation in the Enhancement of Information Retrieval 周世傑
    [資訊管理學系] 研究計畫 2011-08-01 應用擷取文件內含資訊去促進擷取文件相關排行之研究; The Application of the Information Derived from the Retrieved Documents to Enhance Relevance Ranking of the Retrieved Documents 周世傑
    [電機工程學系] 研究計畫 2003-07-01 總計畫-5 Gbps 資料傳輸收發系統(II);5 Gbps Data Link Transceiver System(II) 周世傑; 陳巍仁; 蘇朝琴; 蔡宗漢
    [電機工程學系] 研究計畫 1993-07-01 類比電路電腦輔助設計系統(II); NCU Analog CAD System (II) 蘇朝琴; 周世傑; 陳國棟; 蔡曜聰; 汪重光

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明