English  |  正體中文  |  简体中文  |  Items with full text/Total items : 65318/65318 (100%)
Visitors : 22075187      Online Users : 233
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Tips:
  • please add "double quotation mark" for query phrases to get precise results
  • please goto advance search for comprehansive author search
  • Adv. Search
    HomeLoginUploadHelpAboutAdminister Goto mobile version

    Category

    Loading community tree, please wait....

    Year

    Loading year class tree, please wait....

    Items for Author "蘇朝琴" 

    Return to Browse by Author

    Showing 31 items.

    Collection Date Title Authors Bitstream
    [電機工程學系] 研究計畫 2004-07-01 5 Gbps資料傳輸收發系統---總計畫(III);5 Gbps Data Link Transceiver System (III) 周世傑; 蘇朝琴; 陳巍仁; 蔡宗漢
    [電機工程學系] 研究計畫 2003-07-01 總計畫-5 Gbps 資料傳輸收發系統(II);5 Gbps Data Link Transceiver System(II) 周世傑; 陳巍仁; 蘇朝琴; 蔡宗漢
    [電機工程學系] 研究計畫 2002-07-01 5 Gbps 資料傳輸收發系統---總計畫(I);5 Gbps Data Link Transceiver System(I) 周世傑; 陳巍仁; 蔡宗漢; 蘇朝琴
    [電機工程學系] 研究計畫 2002-07-01 5Gbps 資料傳輸收發器---子計劃III:5Gbps資料傳輸收發器 - PC板匯流排之應用(I);5Gbps Data Link Transceiver System for PCB Bus Application(I) 蘇朝琴
    [電機工程學系] 研究計畫 2002-07-01 多媒體與多重服務之數位用戶迴路通訊系統---子計劃VII:xDSL混合信號單晶片系統之測試與可測試設計(I); xDSL Mixed Signal SoC Testing and Design for Testability(I) 蘇朝琴
    [電機工程學系] 研究計畫 2001-07-01 多媒體與多重服務之數位用戶迴路 通訊系統---子計劃七:XDSL 混合信號單晶片系統之測試與可測試設計;xDSL MixeD Signal SoC Testing and Design for Testability 蘇朝琴
    [電機工程學系] 研究計畫 2001-07-01 數位視訊傳輸系統之超大型積電路架構設計與製作---子計畫一:殘邊帶數位視訊傳輸之超大型積體電路設計與製作(II); VLSI Architecture Design and Implementation for VSB Digital Video Transmission(II) 蘇朝琴
    [電機工程學系] 研究計畫 2001-07-01 數位視訊傳輸系統之超大型積電路架構設計與製作---總計畫 (II);VLSI Architecture Design and Implementation for Digital Video Transmission(II) 蘇朝琴
    [電機工程學系] 研究計畫 2000-07-01 混合信號積體電路之類比信號量測技術(II); Analog Signal Metrology for Mixed Signal ICs (II) 蘇朝琴
    [電機工程學系] 研究計畫 2000-07-01 數位視訊傳輸系統之超大型積電路架構設計與製作---總計畫; VLSI Architecture Design and Implementation for Digital Video Transmission 蘇朝琴; 周世傑; 汪重光; 吳安宇
    [電機工程學系] 研究計畫 2000-07-01 數位視訊傳輸系統之超大型積體電路架構設計與製作---子計畫II:殘邊帶數位視訊傳輸之超大型積體電路設計與製作 (II);VLSI Architecture Design and Implementation for VSB Digital Video Transmission (II) 蘇朝琴
    [電機工程學系] 研究計畫 1999-09-01 數位視訊傳輸系統之超大型積體電路架構設計與製作---子計畫II:殘邊帶數位視訊傳輸之超大型積體電路設計與製作(I) 蘇朝琴
    [電機工程學系] 研究計畫 1999-09-01 混合信號積體電路之類比信號量測技術((I) 蘇朝琴
    [電機工程學系] 研究計畫 1999-09-01 數位視訊傳輸系統之超大型積體電路架構設計與製作---總計畫(I);VLSI Architecture Design and Implementation for Digital Video Transmission (I) 蘇朝琴; 汪重光; 周世傑; 吳安宇
    [電機工程學系] 研究計畫 1998-09-01 適用於IS-95分碼多工探測接收器的低電壓功率超大型積體電路設計---總計畫(III);Low-Voltage Low-Power VLSI Circuit Designs for the IS-95 Based CDMA Acquisition Receiver (III) 周世傑; 蘇朝琴; 汪重光
    [電機工程學系] 研究計畫 1998-09-01 超大型積體電路測試與可測試性設計課程發展---子計畫五:內建式自我測試系統(III) 蘇朝琴
    [電機工程學系] 研究計畫 1998-09-01 適用於IS-95分碼多工探測接收器的低電壓低功率類比電路設計技術---子計畫三:適用於IS-95分碼多工鎖碼迴路低電壓低功率電路設計(III) 蘇朝琴
    [電機工程學系] 研究計畫 1998-09-01 混合信號電路測試與自動測試機介面校準 蘇朝琴
    [電機工程學系] 研究計畫 1996-09-01 適用於IS-95分碼多工探測接收器的低電壓低功率超大型積體電設計---總計畫(I);Low-Voltage Low-Power VLSI Circuit Design for the IS-95 Based CDMA Acquisition Reciver(I) 汪重光; 周世傑; 蔡曜聰; 蘇朝琴
    [電機工程學系] 研究計畫 1996-09-01 超大型積體電路測試與可測試性設計課程:子計畫五:內建式自我測試設計 (II) 蘇朝琴
    [電機工程學系] 研究計畫 1996-09-01 先導性無線分碼多工通訊技術---子計畫六:適用於IS-95分碼多工碼探測器的匹配濾波器(II);VLSI Circuit Design for the IS-95 Based CDMA Code Acquisition Matched Filter(II) 蘇朝琴
    [電機工程學系] 研究計畫 1995-09-01 構裝計畫-部分掃描的多晶片模組接線測試;Testing and Built-in Self Test Methodology of Partially Scanned MCM Interconnects 蘇朝琴
    [電機工程學系] 研究計畫 1995-09-01 超大型積體電路自我測試與可測性設計課程發展---子計畫六:內建式自我測試系統;VLSI Testing and Feasibility Design Course Development---Internal Self-testing Systems 蘇朝琴
    [電機工程學系] 研究計畫 1995-09-01 混合信號電路設計與電腦輔助設計---子計畫四:類比電路行為描述階層之錯誤模型與抉取;Formal Fault Modeling and Extraction for Analog Circuits in Behavioral Level 蘇朝琴
    [電機工程學系] 研究計畫 1995-09-01 中央大學混合信號電路設計與電腦輔助設計---總計畫 蘇朝琴; 汪重光; 周世傑; 蔡曜聰
    [電機工程學系] 研究計畫 1993-07-01 類比電路電腦輔助設計系統(II); NCU Analog CAD System (II) 蘇朝琴; 周世傑; 陳國棟; 蔡曜聰; 汪重光
    [電機工程學系] 研究計畫 1993-07-01 設計及製作一個類比電路行為模擬器; Design and Implement an Analog Behavioral Simulator 蘇朝琴
    [電機工程學系] 研究計畫 1993-07-01 構裝計畫-設計-多晶片模組接線之自我測試模組; Design and Implement a BIST Module for MCM Interconnects 蘇朝琴
    [電機工程研究所] 研究計畫 1996-09-01 先導性無線分碼多工通訊技術---總計畫(II);Advanced Techniques for Wireless CDMA Communications(II) 劉兆漢; 吳中實; 林銀議; 張寶基; 賀嘉律; 詹益仁; 蔡木金; 蘇朝琴; 綦振瀛
    [電機工程研究所] 研究計畫 1995-09-01 應用於通訊系統中之低電壓操作混合類比及數位訊號超大型積體電路 汪重光; 周世傑; 蘇朝琴
    [電機工程研究所] 研究計畫 1994-07-01 混合信號積體電路與電腦輔助設計---子計畫一:混合信號電路系統輔助工具; NUC Computer-Aided Design of Mixed-Signal Integrated Circuits--- An Assistant Tool for Mixed-Mode Circuits System Level Design 蘇朝琴

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback  - 隱私權政策聲明