English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 41672979      在线人数 : 1344
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻

    类别浏览

    正在载入社群分类, 请稍候....

    年代浏览

    正在载入年代分类, 请稍候....

    "陳竹一"的相关文件  

    回到依作者浏览

    显示 20 项.

    类别 日期 题名 作者 档案
    [電機工程學系] 研究計畫 2010-01-01 關懷災民科普活動---幫助農夫渡河; Help Farmer to Cross River Game 陳竹一
    [電機工程學系] 研究計畫 2010-12-01 關懷災民科普活動-幫助農夫渡河; Help Farmer to Cross River Game 陳竹一
    [電機工程學系] 研究計畫 2016-08-31 識別瑕疵分佈均勻性於量產晶圓圖–第一部:黎明在即;Identification of the Defect Uniformity in Volume Production Wafer Maps– Part I: Prior to Dawning 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2009-09-01 適用於數位家庭整合之無線高畫質視訊傳輸技術( III );WHDVI---An Wireless High Definition Video Interface Technique for Digital Home(III) 蔡宗漢; 蔡佩芸; 陳竹一
    [電機工程學系] 研究計畫 2008-09-01 適用於數位家庭整合之無線高畫質視訊傳輸技術(II);WHDVI---An Wireless High Definition Video Interface Technique for Digital Home(II) 蔡宗漢; 陳竹一; 蔡佩芸
    [電機工程學系] 研究計畫 2008-10-01 適用於數位家庭整合之無線高畫質視訊傳輸技術( I );+B5155WHDVI---An Wireless High Definition Video Interface Technique for Digital Home 蔡宗漢; 蔡佩芸; 陳竹一
    [電機工程學系] 研究計畫 2018-12-19 量產晶圓圖的非隨機瑕疵識別;Identification of the Nonrandom Defects in Volume Production Wafer Maps 陳竹一
    [電機工程學系] 研究計畫 2010-08-01 結合製程變異、良率與佈局考量的前瞻類比積體電路設計自動化系統---子計畫三:良率導向之類比陣列區塊電路自動產生器(I); Yield-Aware Automatic Generator for Analog Regular Array Blocks(I) 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2021-12-21 晶圓簽署:在晶圓圖分析中,一個可解釋良率、隨機性和顯著性的自動報告系統;Wm-Signature: an Auto-Report System to Interpret the Yield, Randomness and Salience for Wafer Map Analysis 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2020-12-08 晶圓圖分析的良率和隨機性的理論探索;An Academic Exploration on Interpreting the Yield and Randomness for Wafer Map Analysis 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2008-09-01 混合訊號電路可製造性設計技術;Development of Design-for-Manufacturability Techniques for Mixed-Signal IPs 陳竹一
    [電機工程學系] 研究計畫 2011-01-01 原鄉關懷科普活動-尋找桃花源;Popular Science Activity to Concern for Aborigines -- Looking for Arcadia 陳竹一
    [電機工程學系] 研究計畫 2007-07-01 良積---混合訊號積體電路先進性能評估系統(II); Yield_Integral--An Advanced Performance Evaluation System for Mixed-Signal Integrated Circuits (II) 陳竹一
    [電機工程學系] 研究計畫 2006-07-01 良積:混合訊號積體電路先進性能評估系統; Yield_Integral: An Advanced Performance Evaluation System for Mixed-Signal Integrated Circuits 陳竹一
    [電機工程學系] 研究計畫 2014-09-10 良率導向之類比陣列區塊電路自動產生器(V);Yield-Aware Automatic Generator for Analog Regular Array Blocks (V) 陳竹一
    [電機工程學系] 研究計畫 2013-12-01 良率導向之類比陣列區塊電路自動產生器(IV);Yield-Aware Automatic Generator for Analog Regular Array Blocks (IV) 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2012-12-01 良率導向之類比陣列區塊電路自動產生器(III);Yield-Aware Automatic Generator for Analog Regular Array Blocks((Iii) 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2012-09-01 良率導向之類比陣列區塊電路自動產生器(III);Yield-Aware Automatic Generator for Analog Regular Array Blocks((Iii) 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2011-08-01 良率導向之類比陣列區塊電路自動產生器(II);Yield-Aware Automatic Generator for Analog Regular Array Blocks (Ii) 陳竹一; 梁新聰
    [電機工程學系] 研究計畫 2005-07-01 系統晶片矽晶偵錯之良率提升(II); SOC Silicon Diagnosis and Yield Improvement (II) 陳竹一

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明