English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42119135      線上人數 : 1298
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋

    類別瀏覽

    正在載入社群分類, 請稍候....

    年代瀏覽

    正在載入年代分類, 請稍候....

    "陳聿廣"的相關文件 

    回到依作者瀏覽

    顯示 8 項.

    類別 日期 題名 作者 檔案
    [電機工程學系] 研究計畫 2020-01-13 考量老化現象之低功耗設計可靠度分析及優化策略;Aging-Aware Low Power Design Reliability Analysis and Optimization Strategies 陳聿廣
    [電機工程學系] 研究計畫 2020-12-08 人工智慧在前瞻電子設計自動化技術的應用(II)-子計畫三:用機器學習進行負偏壓溫度不穩定性於異構多核心系統之偵測與減緩;Machine Learning Based Negative-Bias Temperature Instability (Nbti) Detection and Mitigation for Heterogeneous Multi-Core Systems 陳聿廣
    [電機工程學系] 研究計畫 2021-12-21 人工智慧在前瞻電子設計自動化技術的應用(II)-子計畫三:用機器學習進行負偏壓溫度不穩定性於異構多核心系統之偵測與減緩;Machine Learning Based Negative-Bias Temperature Instability (Nbti) Detection and Mitigation for Heterogeneous Multi-Core Systems 陳聿廣
    [電機工程學系] 研究計畫 2021-12-21 考量老化且適用於邊緣運算之深度類神經網路加速器設計與優化研究;Aging-Aware and Edge-Computing Adaptive Deep Neural Network Accelerator Design and Optimization 周景揚; 陳聿廣
    [電機工程學系] 研究計畫 2024-01-26 考量老化且適用於邊緣運算之深度類神經網路加速器設計與優化研究;Aging-Aware and Edge-Computing Adaptive Deep Neural Network Accelerator Design and Optimization 周景揚; 陳聿廣
    [電機工程學系] 研究計畫 2023-07-17 運算記憶體之測試與可靠性增強技術-子計畫三:運算記憶體之老化偵測、緩解策略與自動化技術;Aging Detection&Mitigation Strategies and Automation Techniques for Computing-In-Memories 陳聿廣
    [電機工程學系] 研究計畫 2023-07-17 運算記憶體之測試與可靠性增強技術-總計畫暨子計畫一:運算記憶體之測試策略與自動化技術;Testing Strategies and Automation Techniques for Computing-In-Memories 李進福; 鄭維凱; 陳聿廣; 黃世旭
    [電機工程學系] 研究計畫 2024-09-27 數位運算記憶體設計與測試自動化( I );Design and Test Automation of Digital Cims( I ) 李進福; 黃世旭; 許鈞瓏; 陳聿廣

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明