English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42168698 線上人數 : 1130
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library IR team.
搜尋範圍
全部NCUIR
地球科學學院
客家學院
工學院
文學院
理學院
生醫理工學院
研究中心
管理學院
總教學中心委員會
行政單位
資訊電機學院
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於NCUIR
‧
管理
NCU Institutional Repository
>
作者相關文件
資料載入中.....
類別瀏覽
正在載入社群分類, 請稍候....
年代瀏覽
正在載入年代分類, 請稍候....
"劉建男"的相關文件
回到依作者瀏覽
顯示 31 項.
類別
日期
題名
作者
檔案
[電機工程學系] 研究計畫
2013-12-01
應用於智慧生活與照護之節能感測網路---子計畫五:應用於無線感測網路之積體電路設計與佈局自動化技術( I );Design Automation for Wireless Sensor Network (I)
陳泰蓁
;
劉建男
[電機工程學系] 研究計畫
2013-12-01
結合良率、可靠度與佈局考量的類比積體電路設計自動化與最佳化技術;Design Automation and Optimization for Analog Circuits with Yield, Reliability and Layout Consideration
劉建男
[電機工程學系] 研究計畫
2012-12-01
結合良率、可靠度與佈局考量的類比積體電路設計自動化與最佳化技術;Design Automation and Optimization for Analog Circuits with Yield, Reliability and Layout Consideration
劉建男
[電機工程學系] 研究計畫
2014-03-11
結合良率、可靠度與佈局考量的類比積體電路設計自動化與最佳化技術;Design Automation and Optimization for Analog Circuits with Yield, Reliability and Layout Consideration
劉建男
[電機工程學系] 研究計畫
2012-09-01
結合良率、可靠度與佈局考量的類比積體電路設計自動化與最佳化技術;Design Automation and Optimization for Analog Circuits with Yield, Reliability and Layout Consideration
劉建男
[電機工程學系] 研究計畫
2009-09-01
適用於類比電路之隱含式良率改善技術之研究;On Implicit Design Centering Approach for Analog Circuits
劉建男
[電機工程學系] 研究計畫
2008-09-01
混合訊號電路之自動化良率改善技術;Automated Design-for-Profitability Techniques for Mixed-Signal IPs
劉建男
[電機工程學系] 研究計畫
2011-08-01
應用於三維積體電路之設計、自動化與測試關鍵技術-子計畫二:應用於三維積體電路之異質系統探索平台與電源規劃技術(I);Heterogeneous System Exploration Platform and Power Planning Techniques for 3d Ics
劉建男
[電機工程學系] 研究計畫
2011-08-01
應用於三維積體電路之設計、自動化與測試關鍵技術-總計畫(I);Key Techinques of Design, Automation, and Testing for 3d Ics
李進福
;
劉建男
;
鄭國興
[電機工程學系] 研究計畫
2010-08-01
結合製程變異、良率與佈局考量的前瞻類比積體電路設計自動化系統---子計畫二:良率導向之類比積體電路設計自動化技術(I); Yield-Aware Sizing Techniques for Analog Design Automation(I)
劉建男
[電機工程學系] 研究計畫
2008-07-01
奈米IC設計之前瞻電子設計自動化技術---子計畫一:適用於設計空間探索之系統層級功率分析平台之研究(I); Study on ESL Power Analysis Platform for Design Space Exploration(I)
劉建男
[電機工程學系] 研究計畫
2007-07-01
以系統晶片技術實現數位電視廣播接收器並建立其設計平台---子計畫六:數位電視廣播接收器之驗證、偵錯與設計平台(III); Verification, Debugging and Platform Development for Digital Video Broadcasting Receiver(III)
劉建男
[電機工程學系] 研究計畫
2007-07-01
以系統晶片技術實現數位視訊廣播接收器並建立其設計平台---總計畫(III); SoC Design of Digital Video Broadcasting Receiver and Its Platform Development(III)
魏慶隆
;
蔡宗漢
;
周世傑
;
張大中
;
薛木添
;
劉建男
;
陳逸民
[電機工程學系] 研究計畫
2006-07-01
以系統晶片技術實現數位電視廣播接收器並建立其設計平台-子計畫六:數位電視廣播接收器之驗證,偵錯與設計平台(II); Sub-Project 6 :Verification, Debugging and Platform Development for Digital Video Broadcasting Receiver(II)
劉建男
[電機工程學系] 研究計畫
2006-07-01
以系統晶片技術實現數位視訊廣播接收器並建立其設計平台-總計畫(II); SoC Design of Digital Video Broadcasting Receiver and Its Platform Development(II)
魏慶隆
;
劉建男
;
蔡宗漢
;
張大中
;
周世傑
;
陳逸民
;
薛木添
[電機工程學系] 研究計畫
2005-07-01
以系統晶片技術實現數位視訊廣播接收器並建立其設計平台---總計畫(I); SoC Design of Digital Video Broadcasting Receiver and Its Platform Development(I)
魏慶隆
;
蔡宗漢
;
劉建男
;
陳逸民
;
張大中
;
薛木添
;
周世傑
[電機工程學系] 研究計畫
2005-07-01
奈米級SoC電路之關鍵設計與分析技術---子計畫一---奈米級SOC電路之行為層級系統分析平台(I); System Analysis Platform for Nano-Scale SOC Circuits at Behavior Level(I)
劉建男
[電機工程學系] 研究計畫
2005-07-01
以系統晶片技術實現數位電視廣播接收器並建立其設計平台---子計畫六數位電視廣播接收器之驗證,偵錯與設計平台(I); Sub-Project 6 Verification, Debugging and Platform Development for Digital Video Broadcasting Receiver(I)
劉建男
[電機工程學系] 研究計畫
2004-07-01
混合信號系統驗證技術之研究(II); The Study on Mixed-Signal System Verification Techniques (II)
劉建男
[電機工程學系] 研究計畫
2002-12-01
電戰系統微波控制數位電路縮裝
劉建男
;
周世傑
[電機工程學系] 研究計畫
2002-12-01
電戰系統微波控制數位電路縮裝
劉建男
[電機工程學系] 研究計畫
2003-07-01
混合信號系統驗證技術之研究(I); The Study on Mixed-Signal System Verification Techniques(I)
劉建男
[電機工程學系] 研究計畫
2002-07-01
可驗證性設計技術及其在功能驗證上之應用的研究
劉建男
[電機工程學系] 研究計畫
2020-01-13
以波動數位濾波器為基礎之類比電路仿真器的合成與最佳化技術;Synthesis and Optimization Techniques for Wdf-Based Analog Circuit Emulators
周景揚
;
劉建男
[電機工程學系] 研究計畫
2019-02-21
以波動數位濾波器為基礎之類比電路仿真器的合成與最佳化技術;Synthesis and Optimization Techniques for Wdf-Based Analog Circuit Emulators
周景揚
;
劉建男
[電機工程學系] 研究計畫
2018-12-19
以波動數位濾波器為基礎之類比電路仿真器的合成與最佳化技術;Synthesis and Optimization Techniques for Wdf-Based Analog Circuit Emulators
周景揚
;
劉建男
[電機工程學系] 研究計畫
2016-08-31
在數位可程式化陣列上實現類比仿真器的研究;On Analog Circuit Emulation with Digital FPGA Environment
周景揚
;
劉建男
[電機工程學系] 研究計畫
2016-08-31
以漸進式蒙地卡羅模擬加速電路老化分析之研究;Incremental Monte Carlo Simulation for Fast Circuit Aging Analysis
劉建男
[電機工程學系] 研究計畫
2015-09-11
應用於智慧生活與照護之節能感測網路---子計畫五:應用於無線感測網路之積體電路設計與佈局自動化技術( III );Design Automation for Wireless Sensor Network( III )
劉建男
[電機工程學系] 研究計畫
2015-09-11
在數位可程式化陣列上實現類比仿真器的研究;On Analog Circuit Emulation with Digital FPGA Environment
周景揚
;
劉建男
[電機工程學系] 研究計畫
2014-09-10
應用於智慧生活與照護之節能感測網路---子計畫五:應用於無線感測網路之積體電路設計與佈局自動化技術( II );Design Automation for Wireless Sensor Network( II )
劉建男
::: Copyright National Central University. | 國立中央大學圖書館版權所有 |
收藏本站
|
設為首頁
| 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library IR team
Copyright ©
-
隱私權政策聲明